FPGA-Programmierung mit C/C++ und Vitis HLS

Dauer
Ausführung
Vor Ort
Startdatum und Ort

FPGA-Programmierung mit C/C++ und Vitis HLS

TAE - Technische Akademie Esslingen
Logo von TAE - Technische Akademie Esslingen
Bewertung: starstarstarstarstar_half 8,8 Bildungsangebote von TAE - Technische Akademie Esslingen haben eine durchschnittliche Bewertung von 8,8 (aus 10 Bewertungen)

Suchen Sie weitere Details oder möchten Sie den Kurs gleich buchen? Besuchen Sie direkt die Anbieterseite.

Startdaten und Startorte
placeOstfildern
10. Mär 2027 bis 11. Mär 2027
Beschreibung

Aktuelles Fachwissen und praktisches Können für Ihren beruflichen Erfolg: Die Technische Akademie Esslingen (TAE) mit Sitz in Ostfildern - nahe der Landeshauptstadt Stuttgart - macht Fach- und Führungskräfte fit für die Herausforderungen der Zukunft.

Nachfolgend haben wir für Sie stichpunktartig die wichtigsten Inhalte zur Veranstaltung zusammengefasst:

IP-Cores für Xilinx FPGAs mit Vitis HLS schneller entwickeln, Design-Alternativen vergleichen und Performance optimieren

Warum sollten Sie dieses Seminar besuchen?

Sie entwickeln FPGA-basierte Systeme und stehen vor der Herausforderung, komplexe Algorithmen schnell und effizient in Hardware umzusetzen? Vielleicht kennen Sie auch diese Situation: Der klassische FPGA-Entwurf mit VHDL oder Verilog kostet viel Zeit, Iterationen dauern lange und Optimierungen sind aufwendig.

Mit High-Level Synthese (HLS) gehen Sie einen deutlich produktiveren Weg. Sie beschreiben Hardware mit C/C++ und erzeugen daraus automatisch optimierte FPGA-Architekturen. Dadurch verkürzen Sie Entwicklungszeiten erheblich un…

Gesamte Beschreibung lesen

Frequently asked questions

Es wurden noch keine FAQ hinterlegt. Falls Sie Fragen haben oder Unterstützung benötigen, kontaktieren Sie unseren Kundenservice. Wir helfen gerne weiter!

Noch nicht den perfekten Kurs gefunden? Verwandte Themen: C/C++, Programmierung (allgemein), Microsoft Visual C#.NET, Amazon Web Services (AWS) und Spieledesign.

Aktuelles Fachwissen und praktisches Können für Ihren beruflichen Erfolg: Die Technische Akademie Esslingen (TAE) mit Sitz in Ostfildern - nahe der Landeshauptstadt Stuttgart - macht Fach- und Führungskräfte fit für die Herausforderungen der Zukunft.

Nachfolgend haben wir für Sie stichpunktartig die wichtigsten Inhalte zur Veranstaltung zusammengefasst:

IP-Cores für Xilinx FPGAs mit Vitis HLS schneller entwickeln, Design-Alternativen vergleichen und Performance optimieren

Warum sollten Sie dieses Seminar besuchen?

Sie entwickeln FPGA-basierte Systeme und stehen vor der Herausforderung, komplexe Algorithmen schnell und effizient in Hardware umzusetzen? Vielleicht kennen Sie auch diese Situation: Der klassische FPGA-Entwurf mit VHDL oder Verilog kostet viel Zeit, Iterationen dauern lange und Optimierungen sind aufwendig.

Mit High-Level Synthese (HLS) gehen Sie einen deutlich produktiveren Weg. Sie beschreiben Hardware mit C/C++ und erzeugen daraus automatisch optimierte FPGA-Architekturen. Dadurch verkürzen Sie Entwicklungszeiten erheblich und können schneller verschiedene Designvarianten vergleichen.

In diesem Seminar lernen Sie, wie Sie Algorithmen mit C/C++ effizient für FPGAs entwickelnHigh-Level Synthese gezielt einsetzen und IP-Cores für moderne MP SoC-Systeme erstellen. Sie arbeiten mit Vitis HLS aus der Xilinx Vitis Toolkette, analysieren Syntheseergebnisse und optimieren Ihre Hardware gezielt auf Performance, Latenz und Ressourcenverbrauch.

Das Ergebnis: Sie entwickeln FPGA-Designs schneller, strukturierter und effizienter – und steigern gleichzeitig die Qualität Ihrer Implementierungen.


Was lernen Sie konkret?

In diesem praxisorientierten Seminar steigen Sie Schritt für Schritt in den FPGA-Entwurf mit C/C++ und High-Level Synthese ein. Vorträge und praktische Übungen wechseln sich ab, sodass Sie das Gelernte sofort anwenden.

Nach dem Seminar können Sie:

  • Algorithmen in C/C++ für FPGA-Hardware beschreiben und synthetisieren
  • mit Vitis HLS innerhalb der Vitis Toolkette arbeiten
  • verschiedene Hardware-Architekturen aus einem C/C++-Code generieren und vergleichen
  • Syntheseberichte analysieren und gezielt Optimierungen ableiten
  • den Einfluss von Datentypen, Bitbreiten und Fixpunktarithmetik auf Ressourcen und Performance bewerten
  • Interfaces für IP-Cores entwickeln, einschließlich AXI-Busschnittstellen
  • eigene IP-Cores in ein FPGA-basiertes System integrieren
  • Hardware gezielt durch Pipelining, Entrollen und Schleifen beschleunigen

Sie erhalten damit das notwendige Know-how, um High-Level Synthese im FPGA-Design professionell einzusetzen und Entwicklungsprozesse deutlich zu beschleunigen.


Es wurden noch keine Bewertungen geschrieben.
Schreiben Sie eine Bewertung
Haben Sie Erfahrung mit diesem Kurs? Schreiben Sie jetzt eine Bewertung und helfen Sie Anderen dabei die richtige Weiterbildung zu wählen. Als Dankeschön spenden wir € 1,00 an Stiftung Edukans.

Es wurden noch keine FAQ hinterlegt. Falls Sie Fragen haben oder Unterstützung benötigen, kontaktieren Sie unseren Kundenservice. Wir helfen gerne weiter!